allegro 17.4 笔记一 | 您所在的位置:网站首页 › allegro改变过孔大小 › allegro 17.4 笔记一 |
【凡亿】Cadence Allegro 17.4零基础入门66讲PCB Layout设计实战视频_哔哩哔哩_bilibili 写在这里,以后可以翻一翻。 原理图部分 一,capture 软件操作界面及常用设置(软件选择orcad capture cis) 1.颜色,格点设置(options-->perferences) 左边是原理图格点,右边是元器件的格点设置 2.背景设置 原理图背景默认是黑色;若要改成白色,将Dark 改成light. 注意,设置后需要重新启动软件才会有效。 二,库文件 位置 D:\Cadence\SPB_17.4\tools\capture\library 文件是.OLB格式,一共46个。 IC封装网 (凡亿),可以下载原理图库和PCB库。 系统自带的库:常用红色标记的3个库。电源,连接器,分立元器件。 晶体管库 三,创建元器件库 当一个元件有2个部分时,创建界面有A,B提示,分别进行编辑; 添加元件时候,也有A,B选择。 四,元器件库的管理和调用 五,元器件库与封装关联 六,原理图新建,添加命令 七,原理图添加元器件 八,原理图信号联通 九,电源和地联通 十,原理图添加BUS总线 十一,原理图添加差分属性 十 二,原理图PCB footprint处理 十 三,原理图DRC检查 按照默认的设置即可,不需要修改。 ①17.4版本DRC检查移到了PCB选项下面。 ② DRC检查时注意,文件夹名称不能有中文,否则会报错。 电器检查和物理检查英文解释如下 十 四,原理图PDF和BOM清单输出 原理图PDF输出有2种方法: 1.file-》export->PDF (需要安装Ghostscript,且还需要安装Adobe 专业板软件,一般的版本打不开) 2.file-》print (推荐这个方法) 这里需要设置一下打印机,选择安装的PDF软件,一般会有一个对应的虚拟打印机,选择一个即可,比如福昕阅读器 BOM清单输出 添加一项PCB封装栏输出 \tPCB Footlprint t{PCB Footlprint } 照着前面的格式添加即可,注意前面有个t 另外open in excel 打勾,用excel打开然后另存 十 五,输出网表 第1和3可以用于allegro, 另外是pads和AD的网表。 第3方网表,需要将value值改为 pcb footprint(value里面有小数点,括号等,第3方软件不识别) 选择 ortelesis64.dll pads 选择 orpads2k64.dll 右边的create pads bga netlist 打勾, 会生成.asc文件,就是pads用的网表 AD选择orprotel264.dll 生成.NET格式网表,就是AD用的网表 十六,网表常见错误解决方法 1,将网络名改成不一样,GND1,GND2,GND3 2, 添加封装 3,添加管脚编号 4,找到位置,删掉回车键 5,多part器件 value,封装名,来源路径 改成一致 6,修改非法字符(小数点,括号都是非法的) 重点:如果还解决不了,搜索error (ORCAP-xxxxx),网上一般都有帖子说怎么解决 |
CopyRight 2018-2019 实验室设备网 版权所有 |