cadence原理图group | 您所在的位置:网站首页 › cadence的drc检查 › cadence原理图group |
转载于:http://blog.51cto.com/8139289/2095832 接ORCAD16.6中原理图DRC检查(上) 上次说了电气规则,下面接着说物理规则。 参考了http://blog.sina.com.cn/s/blog_e0ae98f10101fhg1.html; 5、物理规则 check power pin visible——检查电源引脚可视性; check missing pin number——检查是否有丢失的Pin numbers; check missing/illegal PCB footprint property——检查缺失或者不符合规则的PCB封装库定义。没有此项规则导入原理图导入PCB时可能会出项许多问题。 Check Normal Convert view sync ——检查不同视图下的Pin numbers的一致性。 Check power ground short——检查电源、地短接。 Check incorrect Pin_Group assignment——检查Pin_Group属性的正确性; Check Name Prop consisrency——检查名称属性的一致性;(猜的,Prop=Property) Check high speed props syntax——检查高速props语法有无错误; Custom DRC——自定义的DRC; Reports: Report visible unconnected power pin——导出可见的未连接电源引脚; Report invalid Refdes——导出无效的参考编号; Report unused part package——导出未使用的部分封装; Report indentical part reference——导出相同元件的编号; 6、ERC Matrix ERC:Electrical Rule Checker,电气规则检查矩阵。 不同属性的管脚相连是不报错,报警告还是报错误的矩阵设置。 Input:输入引脚; Bidirectional:双向引脚; Ouput:输出引脚; Open Collector:集电极开路引脚; Passive:无源引脚; 3 State:三态引脚; Open Emitter:射极开路引脚; Input Port:输入端口; Bidirectional Port:双向端口; Ouput Port:输出端口; Open Collector Port:集电极开路端口; Passive Port:无源端口; 3 State Port:三态端口; Open Emitter Port:射极开路端口; Power:电源引脚; Unconnected:未连接; |
CopyRight 2018-2019 实验室设备网 版权所有 |