设计74LS161任意进制计数器:探索其无限可能性 您所在的位置:网站首页 74ls16160进制计数器 设计74LS161任意进制计数器:探索其无限可能性

设计74LS161任意进制计数器:探索其无限可能性

2023-04-13 19:02| 来源: 网络整理| 查看: 265

可预置的四位二进制同步计数器74LS161具有并行预置数据、清零、置数、计数和保持功能,并且有进位输出端,可以串接计数器使用。引脚排列如图7-1所示,功能表见7-2所示。

图7-1 74LS161引脚排列

从下表7-2中可知,该计数器具有信号清零端,信号使能端CEP、CET,信号置数端,时钟信号端CP,四个数据输入端D3D2D1D0,数据输出端Q3Q2Q1Q0,以及进位输出端TC。

表7-2 74LS161功能表

以42进制计数器为例:

用74LS161及少量与非门组成由00000001到00101010,M=42的计数器。

因为M=42>16,所以必须用两片级联而成。运用反馈预置法可得电路如图:

(本人使用了在页连接器,使电路图更加好理解,实际设计不需要如此)

使用小灯泡来显示。

 需要指出的是,由于74LS161是四位二进制计数器,所以,反馈预置端的数应该是二进制数。

如有错误,欢迎指出

您可能感兴趣的内容: STM32技术驱动下的室内环境监测系统:构建、实施与性能分析 “Unveiling the Wonders of Simple Model Machines: An Experiment” 美国男子职业篮球比赛数据分析与展示系统的设计与实现(Python) (3) ls-dyna 进行水冲击模拟操作步骤 python socket 通信(发送文字、图片、文件)


【本文地址】

公司简介

联系我们

今日新闻

    推荐新闻

    专题文章
      CopyRight 2018-2019 实验室设备网 版权所有